Ecole Nationale Supérieure d'Ingénieurs de Tunis Les Systèmes Embarqués

# Chapitre4. Modélisation et simulation d'un système embarqué en SystemC

# Plan

- 1. Les types de données
- 2. Les interfaces
- 3. Les canaux de communication
- 4. Les modules
- 5. Les ports
- 6. Les processus
- 7. Le contrôle des simulations

H.KRICHENE ENSIT2017

)

- Les modèles SystemC peuvent manipuler différents types de données :
  - Les types natifs C++ : char, int, short, long, long long, ...
  - Certains autres types évolués spécifiquement dédiés au matériel.
- Les types natifs simulant souvent plus vite que les types évolués SystemC.
- ❖ Voici les principaux types de SystemC :
  - Les types bits
  - Les vecteurs de bits
  - Les types entiers
  - Les nombres en virgule fixe
  - Les types temporels

H.KRICHENE ENSIT2017

# 1. Les types de données

# Les types bits

SystemC propose deux types de bit : sc bit et sc logic

- ❖ sc bit:
  - Ce type est maintenant obsolète (depuis SystemC 2.2.0). Il n'est cité ici qu'à titre indicatif. On utilisera plutôt le type bool.
  - Ce type est destiné à représenter un bit ne pouvant prendre que deux valeurs, '0' (false) et '1' (true).
  - Il dispose de tous les opérateurs habituels logiques et de comparaison. Il peut aussi être mixé à volonté avec le type bool et les expressions logiques C/C++.

# Les types bits

#### ❖ sc logic:

- Ce type est une extension de sc bit à la logique 4-valuée. Il représente un bit pouvant prendre les valeurs '0', '1', 'Z' et 'X'. Par défaut, un objet sc logic non initialisé vaut 'X'.
- Il dispose des mêmes opérateurs que les types sc bit et bool, et peut être inter-mixé avec eux (le type de l'expression résultante est alors sc logic).
- On peut affecter un sc\_logic à un sc\_bit et vice-versa. L'affectation de 'X' ou 'Z' à un sc\_bit provoquera un résultat indéfini et un warning à l'exécution.

```
Exemple: sc logic out;
               bool
                       data, enable;
               if(enable)
                out = data;
               else
                out = 'Z';
                               H.KRICHENE ENSIT2017
```

## 1. Les types de données

# Les types entiers

- ❖ <u>sc int<n></u> et <u>sc uint<n></u>: Ces types sont des entiers respectivement signés et non signés, représentés sur n bits, n allant de 1 à 64.
- ❖ Ces types sont utiles pour les opérations arithmétiques, mais beaucoup moins rapides à la simulation que le type natif int / unsigned int.
- Ils supportent les opérations arithmétiques habituelles, ainsi que :
  - des méthodes de sélection de bit [], de sélection d'un ensemble de bits .range() et de concaténation ", " / .concat()
  - des méthodes de réduction : .and\_reduce(), .or\_reduce(), .xnor\_reduce(), ...

```
❖ Exemple: sc_int<12> val1, val2; // entiers signés sur 12 bits
               sc_int<64> res; // entier signé sur 64 bits
               sc_int<3> val3; // entier signé sur 3 bits
               val1 = 13; // val1 prend "000000001101"
               val2 = val1.range(3,1); // val2 prend "000000000110", soit +6
               val3= val1.range(3,1); // val3 prend "110", soit -2
               res = (val1, val2); // res vaut "000000001101000000000110"
               bool c = val3[1]; // c vaut '1' (true)
                                     H.KRICHENE ENSIT2017
```

#### Les vecteurs de bits

- sc bv<n>: Les types vecteurs de bits ne doivent pas être confondus avec les types entiers. Ce sont des tableaux de bits, pas des nombres. Ils ne disposent pas d'opérations arithmétiques.
- ❖ C'est un vecteur de bits 2-valués. Il dispose des méthodes de :
  - Sélection de bit [], sélection d'un ensemble de bits .range() et concaténation ","
  - Réduction : .and\_reduce(), .or\_reduce(), .xnor\_reduce(), ...
  - Assignation : =, &=, |=, ^=
  - Manipulation de bits : ~, &, |, ^, <<, >>
  - Egalité : ==, !=

#### 1. Les types de données

# Les vecteurs de bits

- ❖ sc lv<n>: vecteur de bits 4-valués (sc\_logic). Il accepte donc les valeurs 'X' et 'Z' en plus de celles des sc\_bv.
- ❖ Il est typiquement utilisé pour modéliser des bus de données trois-états (sortie de RAM, ...).
- Son comportement est le même que celui des sc\_bv, mais simule moins vite.
- ❖ Pour effectuer des opérations arithmétiques sur un sc\_bv ou sc\_lv, il faut passer par une variable temporaire de type par exemple int ou sc\_int => Lors de la conversion, si un 'X' ou 'Z' est présent, le résultat est indéfini, et un warning est déclenché à l'exécution.

H.KRICHENE ENSIT2017

# Les nombres en virgule fixe

Les systèmes numériques travaillant sur des nombres décimaux les représentent souvent en virgule fixe. SystemC propose quatre types pour représenter ces nombres en virgule fixe, avec différents modèles de quantification et de dépassement.

|                                        | Signés   | Non-signés |
|----------------------------------------|----------|------------|
| paramètres déterminés à la compilation | sc_fixed | sc_ufixed  |
| paramètres dynamiques                  | sc_fix   | sc_ufix    |

#### Types flottants en virgule fixe

- Afin d'accélérer les temps de simulation, il est possible de préfixer le nom des classes à l'aide de \_fast si vos instances possèdent une mantisse codée sur moins de 33 bits.
- sc fixed<>, sc ufixed<> : ces types ont des paramètres de quantification et de débordement définis à la compilation, et sont respectivement signés et non signés. Syntaxe: sc\_fixed<wl, iwl, q\_mode, o\_mode, n\_bits> object\_name; sc\_ufixed<wl, iwl, q\_mode, o\_mode, n\_bits> object\_name;

H.KRICHENE ENSIT2017

# 1. Les types de données

# Les nombres en virgule fixe

10

- wl: nombre total de bits dans le mot
- iwl: nombre de bits de la partie entière
- q\_mode: mode de quantification (SC\_RND, SC\_RND\_ZERO, SC\_RND\_MIN\_INF, SC\_RND\_INF, SC\_RND\_CONV, SC\_TRN, SC\_TRN\_ZERO)
  Détermine le comportement du mot lors d'une opération qui génère plus bits après la virgule qu'il n'y en a de disponibles. Exemple : tronque, arrondi vers zéro, vers moins l'infini, ...
- o\_mode: mode de dépassement (SC\_SAT, SC\_SAT\_ZERO, SC\_SAT\_SYM, SC\_WRAP, SC\_WRAP\_SM )
  - Détermine le comportement du mot lors d'une opération qui génère plus de bits avant la virgule qu'il n'y en a de disponibles. Exemple : sature, met à zéro, boucle,..
- n bits: nombre de bits saturés en cas de dépassement

# Les nombres en virgule fixe

- sc\_fix<>, sc\_ufix<>: ces types sont les mêmes que sc\_fixed et sc\_ufixed, mais leurs paramètres peuvent être changés lors de l'exécution.
- Les paramètres sont précisés à l'aide du type <u>sc\_fxtypes\_params</u>, qui prennent en arguments les mêmes paramètres que sc\_fixed et sc\_ufixed. sc\_fxtypes\_context précise les paramètres par défaut des sc\_fix et sc\_ufix.

```
★ Exemple: sc_fxtype_params param1 (10,4,SC_RND, SC_SAT);
// xxxxxx.yyyy
// round to closest representable number
// saturate on overflow
sc_fix_fast valeur (param1);
sc_fxtype_params myparams(SC_RND, SC_SAT);
sc_fxtype_context mycontext(myparams);
sc_fix_fast adder(sc_fix_fast a, sc_fix_fast b)
{ // specify output wl and iwl to be one bit larger
// than wl and iwl of a sc_fix_fast Output(a.wl() + 1, a.iwl() + 1);
sc_fix_fast Output(a.wl() + 1, a.iwl() + 1);
Output = a + b;
return(Output);}

H.KRICHENE_ENSIT2017
```

## 1. Les types de données

# Les types temporels

- Une valeur temporelle est de type sc\_time, et demande deux arguments lors de sa création :
  - un argument de type double spécifiant la valeur,
  - un argument de type énuméré sc\_time\_unit en spécifiant l'unité.
- sc\_time\_unit peut valoir :
  - SC FS : femto secondes
  - SC\_PS : picosecondes
  - SC\_NS: nanosecondes (unité par défaut)
  - SC\_US : microsecondes
  - SC MS :millisecondes
  - SC\_SEC : secondes
- ❖ sc\_time est muni de méthodes de :
  - d'affectation (=)
  - de comparaison et d'égalité
- ❖ Exemple: sc\_time t1(20, SC\_HENNS,):

  T2017

  \*\*T2017

  \*\*T201

- ❖ Un port d'un module est connecté à un canal (sauf dans le cas particulier où il est directement connecté au port d'un module parent). Les processus du module communiquent vers l'extérieur au travers de ces ports, en appelant les méthodes du canal auguel il est relié (ce canal est généralement un signal).
- ❖ Une interface est un objet C++ ne contenant que les déclarations des méthodes du canal relié à un port, et donc accessibles par l'intérieur du module.
- ❖ une interface ne contient pas de code, juste des déclarations de méthodes (purement virtuelles) => tout ce qu'un port a besoin de connaitre c'est le nom des méthodes à appeler, pas leur implémentation
- c'est le canal qui est en charge de fournir l'implémentation des méthodes d'une interface

#### 2. Les interfaces

- Le port est donc un trou dans un module, et l'interface un moyen de se mettre d'accord avec le canal qui y sera branché sur la manière de discuter.
- ❖ Dit autrement, quand on accède à un canal depuis l'intérieur d'un module (à travers un port), on ne peut appeler que les méthodes de ce canal déclarées dans l'interface du port.
- Quand on accède à un port, on accède en fait de manière cachée aux méthodes du canal qui lui est relié par l'intermédiaire de l'interface.



Nous présentons ci après les interfaces standards définies par SystemC, pour les canaux atomiques (signal, fifo, mutex et sémaphore).

# sc\_signal

- ❖ Il existe deux interfaces pour les signaux : sc\_signal\_in\_if pour la lecture seule des signaux (connectés à un port sc\_in), et sc\_signal\_inout\_if qui rajoute la notion d'écriture (signaux connectés à un port sc\_out ou sc\_inout).
- ❖ sc signal in if<T> (pour les ports en lecture seule)
  - bool event(): renvoie true si le signal associé a été modifié dans le delta\_cycle précédent
  - bool negedge(): renvoie true si le signal a subi un front descendant au précédent cycle de simulation, false sinon.
  - bool posedge(): renvoie true si le signal a subi un front montant au précédent cycle de simulation, false sinon.
  - T& read(): renvoie une référence à la valeur courante du signal associé
  - print (ostream&) : affiche l'état courant du signal associé sur le flux ostream
  - const sc\_event& value\_changed\_event () : renvoie une référence à un événement qui sera notifié lors d'un changement d'état du signal associé. Cet événement sera typiquement utilisé dans les fonction wait().

H.KRICHENE ENSIT2017

10

#### 2. Les interfaces

# sc\_signal

- const sc\_event& posedge\_event(): renvoie une référence à un événement qui sera notifié lors d'un changement d'état vers true du signal associé (s'il est de type bool ou sc\_logic seulement). Cet événement sera typiquement utilisé dans les fonction wait().
- const sc\_event& negedge\_event(): renvoie une référence à un événement qui sera notifié lors d'un changement d'état vers false du signal associé (s'il est de type bool ou sc\_logic seulement). Cet événement sera typiquement utilisé dans les fonction wait().
- sc signal inout if<T> (pour les ports aussi en écriture)
  - toutes les méthodes de sc\_signal\_in\_if
  - void write (const T&): permet de changer la valeur du signal associé. Le changement sera effectif au prochain delta\_cycle. Un événement ne sera notifié que si la nouvelle valeur diffère de la valeur actuelle.

H.KRICHENE ENSIT2017

# sc\_buffer

- Un buffer se comporte exactement comme un signal, à la différence près qu'un événement de changement d'état <u>est notifié à chaque affectation</u>, même si on lui affecte la même valeur que celle courante. Pour un sc\_signal, le changement d'état n'est notifié que si la valeur change.
- Il implémente les mêmes interfaces que sc signal.

H.KRICHENE ENSIT2017

17

## 2. Les interfaces

# sc\_fifo

Comme pour les signaux, les fifo disposent de deux interfaces:

- sc fifo in if <T> (en lecture)
  - T *read*(), read(T&) : effectue une lecture bloquante de la fifo.
  - bool nb\_read(T&): effectue une lecture non bloquante de la fifo. Renvoie true si une lecture a eu lieu, false sinon.
  - int *num\_available*() : renvoie le nombre d'élément en attente de lecture dans la fifo.
  - sc\_event& data\_written\_event(): renvoie une référence à un événement qui sera notifié lors d'une écriture dans la fifo. Cet événement pourra être utilisé dans une fonction wait().
- sc fifo out if <T> (en écriture)
  - write( T&) : effectue une écriture bloquante dans la fifo
  - bool nb\_write(T&): effectue une écriture non bloquante dans la fifo. Renvoie true si elle été effectuée, false sinon
  - int *num free*(): renvoie le nombre d'emplacement libres dans la fifo
  - sc\_event& data\_read\_event(): renvoie une référence à un événement qui sera notifié lors d'une lecture de la fifo. Cet événement pourra être utilisé dans une fonction wait().

# sc\_mutex et sc\_semaphore

## **❖** sc mutex if:

- int sc\_lock(): si le mutex n'est pas locké, la fonction le locke, sinon elle se bloque jusqu'à ce qu'il puisse être locké.
- int try\_lock(): si le mutex n'est pas locké, le locke. Renvoie 0 en cas de succès, -1 sinon.
- int unlock(): délocke un mutex. Les processus en attente de lock sur ce mutex seront alors réveillés.

#### sc semaphore if:

- int wait(): acquiert le sémaphore, et décrémente sa valeur de 1.
   Bloque s'il valait 0.
- int *try\_wait*(): idem, en non-bloquant.
- int *post*() : relâche le sémaphore, et incrémente sa valeur de 1
- int *get\_value*() : renvoie la valeur actuelle du sémaphore

H.KRICHENE ENSIT2017

19

#### 3. Les canaux de communication

- Les canaux de communication sont les moyens mis à disposition par SystemC pour permettre le transfert de données entre différents modules composant le système.
- ❖ On distingue 2 niveaux d'abstraction:
  - Les canaux concrets (des fils, qu'on appelle sc signal ou sc buffer),
  - Les canaux abstraits (sc\_fifo, sc\_mutex, bus, réseau ethernet, pigeon voyageur, etc.).

#### Les canaux sont utilisés :

- à l'intérieur d'un module pour la communication entre deux processus. Les processus peuvent alors accéder directement aux interfaces des canaux.
- pour la communication entre modules. Les processus accèdent alors au canal par l'intermédiaire d'un port du module. Le port doit alors présenter une des interfaces du canal.

H.KRICHENE ENSIT2017

- Les canaux <u>implémentent les interfaces</u>. Quand un processus accède à un port, c'est en fait la méthode du canal correspondant qui est exécutée. Cette méthode s'exécute dans le contexte du processus => un processus qui fait une lecture bloquante sur un port connecté à une fifo peut se retrouver bloqué (suspendu), bien que la méthode exécutée soit implémentée par la fifo.
- Les canaux sont connectables uniquement aux ports des composants qui sont compatibles aux interfaces de ces derniers.



#### Exemples:

- → Un fil sur 1 bit sera modélisé par un signal de type sc\_signal<br/><br/>bool>.
- → Un bus de données ou d'adresse sur 32 bits sera un défini comme étant un canal de type sc\_signal<sc\_uint<32> > ou sc\_signal<sc\_lv<32> >

21

#### 3. Les canaux de communication

# sc\_signal<T>

- Les liens les plus basiques (fils / bus) sont représentés en SystemC à l'aide des "signaux" modélisés dans la classe sc\_signal.
- ❖ La classe sc\_signal<T> est générique permettant au concepteur de ne pas se préoccuper de la taille de ses interconnexions,
  - → Lorsqu'on instancie un signal, il faut spécifier le type d'informations transportées.

#### **\*** Exemples :

- ⇒ Si le signal est sur 1 bit (donnée, horloge, ...), la valeur véhiculée entre les composants est un booléen, on utilisera donc : sc\_signal<br/><br/>bool>
- → Pour un bus d'adresses sur 13 bits, on utilisera: sc\_signal<sc\_uint<13>>
- → Pour un bus sur 32 bits, on pourra utiliser au choix sc\_signal<unsigned int>, ou sc\_signal<sc\_uint<32>>
- → Afin de transmettre des données "complexes", on peut créer des signaux transportant des structures : sc\_signal<structure\_a\_transporter>

H.KRICHENE ENSIT2017

# sc\_signal<T>

#### Les signaux sont utilisés :

- A l'intérieur d'un module pour la communication entre deux processus,
- A l'extérieur des modules pour permettre la communication entre modules. Dans ce cas, les processus accèdent au signal au travers des ports des modules,

#### Remarques :

- Ne jamais utiliser de variables "globales" pour communiquer entre plusieurs processus cela provoquerait alors des comportements nondéterministes!
- La seule façon de communiquer des données d'un processus à un autre est en passant par un signal car ces derniers sont gérés par le simulateur.
- Comme en VHDL, la différence entre signaux et variables provient du temps d'affectation des données
  - Variable <=> affectation immédiate,
  - Signal <=> affectation différée, (après que tous les processus aient été exécutés au moins une fois),

H.KRICHENE ENSIT2017

23

#### sc signal: Règles de construction 3. Les canaux de communication et d'utilisation Règles d'affectation Le signal liant le module 1 Module 2 Les signaux ne peuvent être aux (2,3) possède 1 affectés que par un seul Processus sources et 2 destinations processus à la fois. Si un signal est C partagé, il faut s'assurer que seul un processus y écrit par "cycle Module 1 d'horloge" (mutex par exemple), Processus Si un processus écrit plusieurs Processus fois au cours du même cycle dans D A un signal, seule la dernière écriture sera prise en compte, Port Règles d'interconnexion Processus Un signal ne peut être connecté В qu'à un seul et unique port en Port écriture (producteur de données), Un signal peut être Les 2 procesus A&B ne interconnecté à n ports en lecture doivent pas écrire en même Processus E (consommateurs), temps dans le port! H.KRICHENE ENSIT2017

# sc\_signal <T>

Pour accéder aux données, les méthodes de la classe:

- Lire la valeur contenue dans un signal
  - sc\_signal<int> mon\_signal;
  - int a = mon\_signal;
  - int a = mon\_signal.read();
- Affecter une valeur à un signal
  - sc\_signal<bool> mon\_signal = true;
  - mon\_signal.write(false);
- ❖ Pour identifier le signal qui a déclenché l'exécution d'un processus (s'il y en a plusieurs dans sa liste de sensibilité par exemple) :
  - bool event(): true si le signal a été modifié au cycle précédent, false sinon.
  - bool posedge(): true si le signal a subi un front montant au cycle précédent.
  - bool negedge(): true si le signal a subi un front descendant au précédent cycle.

25

#### 3. Les canaux de communication

# sc\_buffer <T>

- ❖ Similaire à sc\_signal, à une différence près : sc\_signal ne déclenche un événement que si sa nouvelle valeur est différente de la valeur courante, alors que sc\_buffer déclenche un événement d'affectation quelque soit la nouvelle valeur.
- Exemple: avec une structure de données complexe

```
struct PixelRGB{
   int rouge;
   int vert;
   int bleu;
};

struct ImageRGB{
   PixelRGB* image;
   int largeur;
   int longueur;
};
```

```
int sc_main (int argc, char * argv []){
    sc_buffer<PixelRGB*> point;
    sc_buffer<ImageRGB*> image;
    return 0;
}
IGHENE ENSIT2017
```

# sc\_fifo <T>

- Ce type de canal implémente une fifo (abstraite), de longueur définie lors de son instanciation (paramètre de construction).
- C'est un moyen de communication point à point => il ne peut avoir qu'un seul processus lecteur, et un seul écrivain.
- ❖ Cette fifo se comporte comme un signal : une écriture dedans n'est prise en compte qu'à la fin du delta-cycle courant. La valeur écrite ne pourra donc être lue au plus tôt qu'au delta-cycle suivant.
- Elle implémente les interfaces sc\_fifo\_in\_if et sc\_fifo\_out\_if.
- \* Exemple d'utilisation: // sc\_fifo de longueur par défaut égale à 16 sc\_fifo<int> fifo; int a,b; a = fifo.read(); b = fifo; fifo.write(a); fifo = b; if(fifo.num\_available() > 3) a = fifo; h.KRICHENE ENSIT2017

#### 3. Les canaux de communication

## sc\_mutex

- Ce canal implémente un mutex (un verrou d'accès concurrent). Il permet à plusieurs processus d'accéder à une ressource partagée de façon sûre
  - => avant chaque accès, un processus devra acquérir le mutex. S'il y arrive, le mutex est verouillé, et seul ce processus qui peut le déverrouiller. Il peut alors accéder tranquillement à la ressource partagée : SystemC garantit qu'aucun autre processus ne pourra acquérir le verrou alors qu'il est verrouillé.
- ❖ Si un processus essaye d'acquérir le verrou de façon bloquante (méthode lock()) alors que le verrou est déjà pris, ⇒ le processus est suspendu. Il ne sera réveillé qu'à la libération du verrou.
- Les mutex implémentent l'interface sc mutex if

28

# sc\_semaphore

- Les sémaphores sont une généralisation des mutex à n accès concurrents. Le sémaphore est initialisé à sa construction avec une valeur n.
  - Lorsqu'un processus veut accéder à une ressource partagée, il doit d'abord accéder au sémaphore. Si le sémaphore a une valeur> 0, il est décrémenté et le processus peut accéder à la ressource partagée. Sinon, le processus est mis en veille jusqu'à ce que le sémaphore revienne > 0.
  - Lorsqu'un processus a fini d'accéder à la ressource partagée, il relâche le sémaphore, ce qui a pour effet de l'incrémenter (et éventuellement de réveiller des processus suspendus en attente du sémaphore).
- Si plusieurs processus tentent d'acquérir le sémaphore pendant le même delta\_cycle, un seul y arrivera. Mais celui qui y arrivera n'est pas déterminé (car l'ordre d'exécution des processus dans un delta\_cycle n'est pas déterminé).

H.KRICHENE ENSIT2017

29

30

## 3. Les canaux de communication

# sc\_semaphore

- Les sémaphores implémentent l'interface sc\_semaphore\_if
- ❖ Exemple d'utilisation :

```
// instancie un semaphore à 5 accès concurrents
sc_semaphore sem(5);
// instancie un sémaphore à 1 accès concurrent = mutex
sc_semaphore mut(1);
while( true )
{
    wait(clock.posedge_event());
    sem.wait();
    ... // do something
    sem.post();
}
```

#### 4. Les modules

Un module en SystemC peut être composé de ports, de canaux de communication ainsi que de processus.

## **\*** Exemples :

- Un processeur est un module (qui contient éventuellement d'autres sous- modules : registres, UALs, ...),
- Les portes AND, OR, NOT seraient aussi des modules,
- Une RAM serait aussi un module,
- Un bus complexe peut aussi être modélisé comme un module,
- Un réseau (NoC, Internet, etc.) peut être représenté comme un module.

H.KRICHENE ENSIT2017

31

#### 4. Les modules Les modules que vous La déclaration de la classe développerez pour modéliser votre système sont développés sous forme #include "systemc.h" de classes C++, class module\_un : public sc\_module{ Le rôle du constructeur est de faire // La zone privee toutes les initialisations dont l'objet a besoin: module\_un(sc\_module\_name name) : sc\_module(name){ donner une valeur par défaut aux cout << "Constructeur 1" << endl;</pre> variables, SC\_HAS\_PROCESS(module\_un); appeler quelques fonctions pour ~module\_un( ){ cout << "Destructeur" << endl; pré-calculer des choses, ou s'enregistrer auprès d'autres objets.. La macro SC\_HAS\_PROCESS définit des symboles spéciaux utilisés par le scheduler SystemC. Le destructeur Le constructeur H.KRICHENE ENSIT2017



# 4. Les modules N.B. Faites attention en utilisant les macros!! SC\_MODULE(module\_deux) Ce constructeur correspond à : private: module\_deux(sc\_module\_name name) // La zone privee public: SC\_CTOR(module\_deux) void ma\_fonction( ){ module\_deux m1(); $\verb|-module_deux( ){|}$ module\_deux m2("un\_nom"); cout << "Destructeur" << endl;</pre> module\_deux \*m4 = new module\_deux("???"); delete m4; }; L'instanciation d'un objet en SystemC requiert un nom pour l'instance crée (le simulateur s'en sert pour les messages d'erreur). ⇒Donc vous ne créez jamais d'objets à l'aide du constructeur vide (sans argument)! H.KRICHENE ENSIT2017

#### 4. Les modules

- ❖ Exemple d'un module, nommé "mémoire", en écrivant son constructeur à la main: ici on va passer un argument supplémentaire au constructeur : le nom d'un fichier pour initialiser la mémoire.
- ❖ N.B. Si on ne passe pas d'argument supplémentaire au constructeur => on peut utiliser la macro SC\_CTOR, qui prend en argument le nom du module et qui se charge d'appeler SC\_HAS\_PROCESS.

#### 5. Les ports

- Les entrées-sorties des modules sont appelées des ports.
  - Les ports sont déclarés dans les classes comme des attributs de type public.
- Les ports sont des éléments doublement typés:
  - Un type spécifie le sens du port : entrée du module (sc\_in<T>), sortie du module (sc\_out<T>) ou entrée et sortie (sc\_inout<T>)
  - Un type va spécifier la nature du port qui va interagir avec l'extérieur (int, char\*, sc\_int, ma\_structure, ...),
- ❖ La plupart des ports sont destinés à être connectés à des signaux. Ils possèdent donc les méthodes des interfaces propres aux signaux (read, write, event, ...) => Lors d'un appel à la méthode read d'un port, tout ce que fait ce port c'est de forwarder cet appel à la méthode read du signal auquel il est relié.

H.KRICHENE ENSIT2017

## 5. Les ports

#### Règles de connexion des ports:

- ❖ A l'extérieur du module, ils sont obligatoirement reliés à un canal ou à un port du module parent. On peut éventuellement relier un port à plusieurs canaux, ce qui est bien pratique quand on fait un module qui modélise un bus.
- ❖ A l'intérieur du module, on a le choix :
  - soit on relie le port à un canal et on y accède par l'intermédiaire de ce canal,
  - soit on accède directement à partir des processus aux méthodes de lecture et d'écriture fournies par le port du module. Cette solution est préférable car elle simplifie l'écriture du code et ralenti moins les phases de simulation.
- Un port ne peut pas être connecté à rien : cela produit une erreur à la simulation.
  H.KRICHENE ENSIT2017

#### 5. Les ports

#### Spécialisés ou pas ?

- ❖ Quand on déclare un port, on a le choix :
  - soit on déclare le port à la main, en le faisant hériter d'une interface spécifique,
  - soit on utilise un type de port spécialisé pour le canal auquel il est destiné à être relié. Cette deuxième solution est souvent la moins verbeuse, et les ports spécialisés fournissent aussi des méthodes additionnelles facilitant la vie.
    - => SystemC fournit des ports spécialisés pour les signaux et les fifo.
    - => Pour les autres canaux, il faudra prendre la solution manuelle.

H.KRICHENE ENSIT2017

#### 5. Les ports: Port Normal

- Avant de faire une déclaration manuelle, il faut connaître le nom de l'interface du canal qui lui sera connecté.
- Syntaxe : sc\_port<interface\_type, N> port\_name;
  - interface type est le nom de l'interface
  - N est le nombre maximal de canaux qui pourront être connectés à ce port. 0 signifie "illimité". S'il n'est pas précisé, il vaut 1.
  - port\_name est le nom du port
- ❖ Pour accéder au canal qui lui est relié, on utilise l'opérateur
  - ->
- Si un port est relié à plusieurs canaux, on utilise l'opérateur pour spécifier auquel on s'adresse.

H.KRICHENE ENSIT2017

39

## 5. Les ports: Port Normal

\* Exemple de déclaration :

Exemple d'utilisation de ces ports :

```
char i;
sc_bv\27\ j;
data[0]->write(12);
if(data[1]->read() == 14) { ... };
ad = adresse->read();
// lit une valeur dans la première fifo
i = p1->read();
// écrit une valeur dans la deuxième s'il reste de la place
if(p2->num_free() > 0)
p2->write(j);
```

# 5. Les ports: Port Spécialisé

Quand un port est relié à un signal ou une fifo, il existe des types de ports spécialisés, plus simples à instancier :

| Type du canal        | Entrée         | Sortie          | Bidir             |
|----------------------|----------------|-----------------|-------------------|
| sc_signal, sc_buffer | sc_in          | sc_out          | sc_inout          |
| sc_signal_rv         | sc_in_rv       | sc_out_rv       | sc_inout_rv       |
| sc_signal_resolved   | sc_in_resolved | sc_out_resolved | sc_inout_resolved |
| sc_fifo              | sc_fifo_in     | sc_fifo_out     | (pas de sens)     |

★ <u>Exemple</u>: le type sc\_in<T> est équivalent à sc\_port<sc\_signal\_in\_if<T>, 1>.
On accède à ces types de port non pas par l'opérateur -> mais directement par l'opérateur "." | SC\_MODULE(mon\_module) {

41

# 5. Les ports: Port Spécialisé

- sc\_signal\_rv<int n>, sc\_signal\_resolved: ce sont en fait des sc\_signal<sc\_lv<n>> et sc\_signal<sc\_logic>, autrement dit des signaux trois-états sur un ou plusieurs bits. Ils sont utilisés pour modéliser des bus 3-états.
- ❖ Leurs méthodes sont les mêmes que pour un sc\_signal<sc\_lv<n> > et sc\_signal<sc\_logic>.
- \* Remarque: les anciennes versions de SystemC définissaient trois types spéciaux pour des horloges.
  - typedef sc\_in<bool> sc\_in\_clk
  - typedef sc out<bool> sc out clk
  - typedef sc\_inout<bool> sc\_inout\_clk

H.KRICHENE ENSIT2017



#### 5. Les ports: connexion des ports entre modules

- ❖ La connexion des ports aux interfaces se réalise au travers d'un appel de méthodes (celles appartenant aux ports).
  - L'argument passé à la méthode correspond au signal (ou à sa classe dérivée) auquel il est connecté.
- Les connexions sont généralement réalisées dans le constructeur.
- Exemples
  - Exemple d'un composant modélisant une porte XOR à partir de portes logiques de base.

```
// Constructeur
SC_CTOR(compteur) {
    SC_METHOD(compte);
    sensitive_pos(clock);

    // allocation des objets
    current_value = new sc_signal<unsigned char>;
    le_registre = new rego("Registre");

    // Connexion
    le_registre->in(*current_value);
    le_registre->out(out);
}
```

Attention, les signaux sont déclarés dynamiquement à l'aide de pointeurs car sinon ces objets sont détruit à la sortie du constructeur impliquant un plantage lors de la simulation !!!

H.KRICHENE ENSIT2017









La fonction principale ("main") du programme doit réaliser l'interconnexion des blocs avant de lancer la simulation du système.

```
#include "Adder.h"
#include "Gene.h"
#include "Terminal.h"

int sc_main (int argc, char * argv []){
    Gene g1("Data_Generator_1");
    Gene g2("Data_Generator_2");
    Adder add("Adder_1");
    Terminal term("Terminal_1");

    sc_buffer<int> in1;
    sc_buffer<int> in2;
    sc_buffer<int> out;

    g1.s(in1); g2.s(in2);
    add.o(in1); add.b(in2); add.s(out);
    term.a(out);

    cout << "Lancement de la simulation..." << endl;
    sc_start(200,SC_NS);
    cout << "Fin de la simulation..." << endl;
    return 0;
}</pre>
```

H.KRICHENE ENSIT2017

47

## 6. Les processus

- Les processus constituent le cœur des modules. Ils sont en charge de la description du comportement du composant,
- Un processus est défini comme étant une méthode,
  - → A la création de l'objet, on va spécifier au simulateur quelles méthodes doivent être exécutées en cas d'apparition de stimulus externes,
- Les processus vont communiquer entre eux à l'aide de canaux de communication.



H.KRICHENE ENSIT2017

#### 6. Les processus

- SystemC met à la disposition du concepteur 3 types de processus possédant des propriétés différentes:
  - ⇒ SC\_METHOD: les processus de ce type sont privilégiés pour les composants dont le comportement est déclenché à chaque changement d'une de ses entrées. Ce type est souvent utilisé pour modéliser les composants combinatoires (asynchrones),
  - ⇒ SC\_THREAD : les processus de ce type sont mis en œuvre pour gérer les comportements synchrones ou la liste de sensibilité peut évoluer dans le temps,
  - ⇒ SC\_CTHREAD: les processus de ce type correspondent à un sousensemble de SC\_THREAD. Ces processus évoluent uniquement sur les fronts d'horloge (sensibilité unique).
- Le choix du type de processus va être réalisé par le concepteur en fonction du comportement à modéliser.

H.KRICHENE ENSIT2017

49

#### 6. Les processus

Un processus est instancié en 4 étapes:

#### 1. Déclaration du processus

 Les processus sont des méthodes de la classe définissant le comportement temporel du module. Comme toute méthode il doit avoir une déclaration du prototype (.h) et une implémentation du cœur de la méthode (.cpp),

#### 2. Enregistrement

- Les processus (méthodes) ne sont pas appelés directement, c'est le simulateur SystemC qui les appelle ou réveille lorsqu'il reçoit un signal sur lequel ils sont sensibles.
- Le simulateur doit tout d'abord savoir quelles méthodes sont des processus ainsi que la catégorie de processus associé.

#### 3. Déclaration de la liste de sensibilité par défaut

 Le simulateur événementiel a besoin de savoir qu'elles sont les actions qui doivent réveiller chacun des processus déclarés précédemment.

#### 4. Implémentation

 Comme pour toutes méthodes, il faut fournir une implémentation de la méthode, généralement réalisée dans le fichier (.cpp) associé à la classe.

## 6. Les processus: SC\_METHOD

- Les SC\_METHOD sont des processus particuliers qui permettent de modéliser le comportement de composants dont la liste de sensibilité est figée (statique) lors de l'exécution de la simulation,
- Les SC\_METHOD ne sont pas des threads à part entière car ils doivent rendre la main après chaque exécution (return;) sinon cela bloque la simulation!
- Les processus de classe SC\_METHOD sont lancés à chacun des changements intervenus sur leur liste de sensibilité (A puis B => 2 exécutions),
- \* Remarques:
  - Les variables locales contenues dans des méthodes de type
     SC METHOD sont ré- initialisées à chaque entrée dans le processus.
  - Si des données doivent être mémorisées, il faut le faire à l'aide d'attributs dans la classe (variables globales dans ce cas de figure).

H.KRICHENE ENSIT2017

51

#### 6. Les processus: SC\_METHOD

Gestion de la liste de sensibilité du processus:

- ❖ La spécification de la liste de sensibilité se fait dans le constructeur du module (après la déclaration du processus et de son type),
  - Pour ajouter un signal dans la liste de sensibilité d'un processus, on se sert de la méthode sensitive(). Cette méthode prend en argument un signal et s'applique à la dernière SC\_METHOD enregistrée.
- Il est possible de filtrer les fronts montants ou descendants (uniquement les signaux sur 1 bit),
  - Déclarer la SC\_METHOD comme sensible à tous les fronts du signal (sensitive << clock), et discriminer dans le corps du processus les fronts (if clock.posedge() {...}).</li>
  - On peut aussi filtrer les fronts dans la liste de sensibilité à l'aide des constructions suivantes : sensitive << clock.pos() et/ou sensitive << mon\_signal.neg(), ce qui accélère les simulations (moins d'exécution des processus).
- Processus avec plusieurs sensibilités
  - sensitive << clock.pos() << clock.neg();</p>
  - sensitive << Input\_1 << Input\_2;</p>

H.KRICHENE ENSIT2017

# Les processus: SC\_METHOD ❖ Exemple de définition d'une SC METHOD: SC\_MODULE(mon\_module) { // Signaux arrivant en entrée de sc\_in<bool> clk; sc\_in<bool> reset; // la classe // Méthode contenant le comportement void comportement(); SC\_CTOR(mon\_module) { // Constructueur de la classe | SC\_METHOD(ma\_sc\_method); // Enregistrement du processus | sensitive << enable; // Insertion des signaux a gérer | sensitive(reset.pos()); // dans la liste de sensibilité } } On spécifie le type du processus ainsi que les signaux auxquels il est sensible H.KRICHENE ENSIT2017 53







#### 6. Les processus: SC\_THREAD

- Les SC\_THREAD sont des processus particuliers implémentés sous forme de threads autonomes dans le simulateur.
- Les SC\_THREAD permettent de modéliser des processus dont la liste de sensibilité peut évoluer dynamiquement durant l'exécution.
- Les SC\_THREAD sont des processus développés autour d'une méthode généralement composée d'une boucle infinie qui s'endort en attente d'événements. Ces processus ne sont plus exécutés à chaque apparition d'un événement, ils sont réveillés!
- Remarques
  - Le SC\_THREAD est mis en sommeil (attente d'un nouvel événement) à l'aide de la méthode wait().
  - Si un thread s'arrête en arrivant au bout du code à exécuter ou rencontre une instruction "return" alors il ne s'exécutera plus!
  - L'état des variables internes à un processus de type SC\_THREAD sont conservées en l'état lors du réveil du processus car il est juste endormi...

H.KRICHENE ENSIT2017

57

## 6. Les processus: SC\_THREAD

Mise en œuvre des processus SC THREAD:

- Création des SC THREAD
  - Le processus de création des SC\_THREAD est exactement identique à celui de création d'une SC\_METHOD, en remplaçant cette dernière par la macro SC\_THREAD...
  - La déclaration et la gestion de la liste de sensibilité est aussi identique.
- ❖ Quand utiliser un SC THREAD?
  - Quand on a besoin d'introduire des notions de temps dans les modèles (attendre le déclenchement d'un événement, ou aussi un délai relatif avant d'entreprendre une action),
  - Modéliser des processus séquentiels, typiquement des machines synchrones ou asynchrones à états implicites (décrites étape par étape).
  - Modéliser des processus qui stockent localement de l'information entre deux activations successives,
  - Modéliser des processus accédant à des ressources bloquantes (entréesorties, fichiers, Fifo, sémaphores, réseaux, ...),
  - Si on a le choix, les SC\_METHOD simulent beaucoup plus rapidement.

## 6. Les processus: SC\_THREAD

❖ Différentes mises en attente pour un processus:

=> Afin de simplifier l'écriture des modèles en SystemC, il est possible de spécifier la mise en attente d'événements de différentes manières:

# 6. Les processus: SC\_THREAD

Exemple d'un automate gérant un feu rouge:



```
Ce processus est un SC_THREAD possédant
// dans sa liste de sensibilité une hologe
// de fréquence 1Hz
void Gestion_Feu::mon_thread() {
   while ( true ) {
    couleur_feu = VERT;
        wait(appel_bouton);
        // Temporisation de 10 secondes
        // puis le feu doit passer ^ l'orange
        for(int i=0; i<10; i++) wait();
        couleur_feu = ORANGE;
        // Temporisation de 5 secondes
        // puis le feu doit passer au rouge
        wait( 5, SC_S );
        couleur_feu = ROUGE;
        // Temporisation d'une minute
        // puis on repasse au vert (initial)
        wait(60, SC_SC);
}
```

#### 6. Les processus: SC\_THREAD ❖ Exemple: modélisation d'une horloge 50% et 90% SC\_MODULE(Clock\_50) SC\_MODULE(Clock\_90) bool state; sc\_out<bool> out; sc\_out<bool> out; Clock\_90(); Clock\_50(){ state = false; SC\_CTOR(Clock\_90) SC\_THREAD(do\_gen); SC\_CTOR(Clock\_50) SC\_THREAD(do\_gen); void do\_gen(){ while( true ){ void do\_gen(){ out.write( true ); while( true ){ state = ! state; out.write( state ); wait(5, SC\_NS); } wait(1, SC\_NS); out.write( false ); wait(9, SC\_NS); } } } }; }; 61 H.KRICHENE ENSIT2017





#### 6. Les processus: SC\_CTHREAD

- Les processus déclarés comme étant de nature SC\_CTHREAD sont proches de leurs homologues définis comme étant des SC\_THREAD,
- La nuance provient de la liste de sensibilité qui est dans ce cas figée à un unique signal qui jouera le rôle d'une horloge,
- Il est toutefois possible de mixer les mises en sommeil (temporisation) des processus en utilisant des notions de temps (délais)
- \* Remarques:
  - Ce type de processus est majoritairement employé dans les descriptions de bas niveau (Cycle Accurate) ou les composants sont tous synchrones en interne ainsi qu'au niveau de leurs interfaces de communication,
  - Ce sous ensemble des processus a été défini afin de simplifier la tache des outils de CAO qui génèrent automatiquement des descriptions RTL de circuit synchrones,

H.KRICHENE ENSIT2017

# 6. Les processus: SC\_CTHREAD

❖ Exemple d'utilisation des processus SC\_CTHREAD:



On a introduit dans notre modèle SystemC la notion de temps de calcul et/ou propagation dans le processus de calcul.

```
SC_MODULE(DivFreq)
{
    sc_in <bool> clk;
    sc_out<bool> s;
    void do_gen();
    SC_CTOR(DivFreq)
    {
        SC_CTHREAD(do_gen, clk.pos());
    }
};
```

```
#include "DivFreq.h"

void DivFreq::do_gen()
{
   bool state = false;
   while( true ){
      wait();
      wait(1, SC_NS);
      s.write(! state);
   }
}
```

H.KRICHENE ENSIT2017

#### 7. Le contrôle des simulations

- Modélisation du temps en SystemC:
  - Il existe une classe nommée sc\_time permettant de mesurer le temps,
    - ➤ Utilisation d'un couple (valeur, unité)
  - Les unités disponibles sont les suivantes:
    - ⇒ SC SEC : seconde
    - → SC\_MS : milliseconde
    - **⇒** SC\_US : microseconde
    - **⇒** SC\_NS : nanoseconde
    - ⇒ SC\_PS : picoseconde
    - **⇒** SC\_FS : femtoseconde

```
sc_time periode(10, SC_NS);
sc_time delta (1, SC_FS);
sc_time latence;
latence = 10 SC_NS; // ERREUR !
```

La définition d'une valeur temporelle n'est possible que lors de l'instanciation d'un objet de type sc\_time uniquement

H.KRICHENE ENSIT2017

#### 7. Le contrôle des simulations

#### Utilisation de la classe sc time:

- Le langage SystemC a surchargé aussi un certain nombre d'opérateur de base du langage,
- La classe sc\_time supporte ainsi les opérations suivantes :
  - ✓ Affectation,
  - ✓ Addition,
  - ✓ Soustraction,
  - ✓ Multiplication,
  - ✓ Comparaisons (égalité, supérieur, etc.),
  - ✓ Affichage dans un flux standard,

```
sc_time periode(10, SC_NS);
sc_time delta (1, SC_FS);
sc_time latence;
sc_time borne_min;
borne_min = periode - delta;
sc_time borne_max;
borne_min = periode + delta;
sc_time delay;
if( periode > latence ){
    delay = latence;
}else{
    delay = 2 * delta;
}
```

H.KRICHENE ENSIT2017

67

#### 7. Le contrôle des simulations

#### ❖ Modélisation d'une horloge à l'aide de la classe sc\_clock:

- SystemC donne la possibilité de déclarer des horloges. C'est l'ordonnanceur qui se charge alors de la commutation des signaux.
- Le constructeur accepte les paramètres suivants:
  - > Une chaîne de caractère précisant le nom de l'horloge,
  - > La durée d'une période de l'horloge,
  - > Au besoin le rapport cyclique de l'horloge s'il est différent de 50%.

```
// instancie une horloge de période 10ns
sc_clock clock1("clk100", 10, SC_NS);
sc_time t10(10, SC_NS);
sc_clock clock2("clk100", t10);

// instancie une horloge de période 15.3ns, de rapport cyclique 40%,
// démarrant au temps 45ms et dont le premier état est haut
sc_time tt(45, SC_MS);
sc_clock clock2("clk2", 15.3, SC_NS, 0.4, tt, true);
```

H.KRICHENE ENSIT2017

#### 7. Le contrôle des simulations

#### ❖ Modélisation d'une horloge à l'aide de la classe sc clock:

- En systemC, les horloges offrent les services suivants :
  - period(); // returns sc\_time
  - duty \_cycle(); // returns a double (fraction of the period)
  - posedge(); // returns a reference to the positive clock edge;
  - negedge(); // negative...
  - read(); // return the current value
  - event(); // detects if there has been a change on clock
  - posedge\_event(); // returns an event notification for pos clock edge
  - negedge\_event(); // returns an event notification for neg clock edge

H.KRICHENE ENSIT2017

69

#### 7. Le contrôle des simulations

- Utilisation du temps (sc\_time) dans les processus:
  - La modélisation du temps permet l'expression de délais d'exécution dans les processus,
  - ⇒ Etude des performances temporelles & de la synchronisation du système,
  - Les spécifications temporelles sont utilisées afin d'exprimer :
  - ⇒ Le temps passé à réaliser les calculs,
  - ⇒ Le temps d'attente avant d'entreprendre une nouvelle action,
  - Pas de réelle notion de temps dans les SC\_METHOD,

```
void do_gen(){
    while( true ){
        state = ! state;
        out.write( state );
        wait(5, SC_NS);
    }
}
```

#### Générateur d'horloge

```
void do_FeuRouge(){
  while( true ){
    out.write( FEU_VERT );
    wait(30, SC_S);
    out.write( FEU_ORANGE );
    wait(5, SC_S);
    out.write( FEU_ROUGE );
    wait(60, SC_S);
}
```

H.KRICHENE ENSIT2017

Gestion d'un feu rouge

#### 7. Le contrôle des simulations

#### Lancement de la simulation:

- Afin de vérifier la fonctionnalité et les performances du système, il faut réaliser des simulations fonctionnelles (profiling),
- Le langage inclut des commandes qui permettent d'interagir avec le simulateur afin de le démarrer, régler la durée de simulation et suivre l'état d'avancement.
- Ces dernières sont détaillées ci-dessous :

```
sc_start();  // Simulation infinie
sc_start(200,SC_NS);  // Simulation de 200ns
// Affiche le temps courant du simulateur
cout << "Actual time : " << sc_time_stamp() << endl;</pre>
```

H.KRICHENE ENSIT2017

71

#### 7. Le contrôle des simulations

#### Contrôle de la simulation:

- Si on souhaite une simulation sans fin, il suffit de passer un argument négatif à sc\_start(), ou aucun argument.
- Si on passe SC\_ZERO\_TIME comme durée de simulation, alors la simulation dure un <u>delta-cycle</u>.
- La simulation peut être arrêtée n'importe quand depuis un processus, en appelant sc\_stop().
- On peut récupérer aussi à tout moment (depuis un processus) :
  - ➤ le temps actuel par la fonction sc\_time\_stamp(), qui renvoie le temps courant sous forme d'un sc\_time
  - ➤ le nombre total de delta-cycles ayant eu lieu depuis le début de la simulation par sc\_delta\_count(), qui renvoie un entier sur 64 bits
  - ➤ si la simulation est en train de tourner ou non, par sc\_is\_running().

H.KRICHENE ENSIT2017

#### 7. Le contrôle des simulations Exemple de lancement d'une simulation: Déclaration des int sc\_main (int argc, char \* argv []){ Gene g1("Data\_Generator\_1"); Gene g2("Data\_Generator\_2"); } composants qui vont être simulés Adder add("Adder\_1"); Terminal term("Terminal\_1"); sc\_signal<int> in1; sc\_signal<int> in2; Déclaration des canaux de communication sc\_signal<int> out; g1.s(in1); g2.s(in2); add.a(in1); add.b(in2); add.s(out); Liaison des ports des term.a(out); modules aux canaux sc\_start(200,SC\_NS); de communication return 1; } Lancement d'une simulation sur une durée de 200ns H.KRICHENE ENSIT2017

#### 1. Les types de données

# Les types définis dans la STL

- ❖ Le langage SystemC offre aussi accès à toutes les classes et les structures disponibles dans la STL (Standard Template Library):
  - Structures de données (vector, queue), des types de données (complex),
  - Accès au réseau (socket) aux fichiers (ifstream),
  - Algorithmes de tri, de calcul, etc.
- Il en va de même avec l'ensemble des autres bibliothèques mathématiques,
  - Bibliothèques de calcul sur les matrices,
  - Bibliothèques de cryptage / décryptage,
  - Bibliothèques de traitement d'images et de traitement du signal,
  - Interfaces graphiques + interaction avec l'utilisateur,
- Cet interfaçage avec l'ensemble des bibliothèques permet de simplifier les phases de mise au point du modèle fonctionnel au départ.

H.KRICHENE ENSIT2017